# Microprocessadores Intel

conjunto de instruções (ou: que pena que não é RISC!)

# Conjunto de instruções

- aumenta a cada novo modelo da família
- várias possibilidades de codificação (em código de máquina) para a mesma instrução
- código da instrução de tamanho variado
  - · um a vários bytes
- instruções não ortogonais aos modos de endereçamento
  - modos auto-incrementados só aparecem em instruções de manipulação de strings
  - instruções geralmente permitem um único operando na memória exceto em instruções de manipulação de strings
- algumas instruções usam alguns registradores pré-definidos
- formado geral para dois operando: destino, fonte

primeiro destino e depois o fonte

### Codificação de Instruções (ex: MOV) rm: reg ou mem MOV r32, rm32 Nove para registradores de 32 bits sreg: reg de segmento 8E reg rm MOV sreg, rm16 MOV AL, m8 MOV AX, m16 MOV EAX, m32 MOV m8, AL m: mem MOV m16, AX MOV m32, EAX MOV r8, im8 MOV r16, im16 MOV r32, im32 im: imediato B8 reg imed Nove dado imediato para reg. 32 bits

### Instruções de transferência de dados MOV PUSH destino, fonte coloca fonte na pilha (W,D) retira da pilha para destino (W,D) fonte POP XCHG destino

### restrições:

POPAD

BSWAP

apenas MOV, PUSH e POP podem acessar registradores de segmento não é possível mover dado imediato para um reg. de segmento

troca (exchange) operandos

inverte a ordem dos 4 bytes

op1, op2

reg32

- CS não pode ser usado como destino (nem IP) operandos de PUSH e POP devem ser de 16 ou 32 bits MOV e XCHG não aceitam dois operandos na memória

# Instruções de transferência de dados

| MOV  | reg, reg                | mesmo tamanho (8, 16 ou 32 bits) |
|------|-------------------------|----------------------------------|
| MOV  | mem, reg                | mesmo tamanho (8, 16 ou 32 bits) |
| MOV  | reg, mem                | mesmo tamanho (8, 16 ou 32 bits) |
| MOV  | reg, imed               | mesmo tamanho (8, 16 ou 32 bits) |
| MOV  | mem, imed               | mesmo tamanho (8, 16 ou 32 bits) |
| MOV  | reg, segreg             | operandos de 16 bits             |
| MOV  | segreg, reg (exceto CS) | operandos de 16 bits             |
| MOV  | segreg, mem (exceto CS) | operandos de 16 bits             |
| MOV  | mem, segreg             | operandos de 16 bits             |
| XCHG | reg, reg                | mesmo tamanho (8, 16 ou 32 bits) |
| XCHG | reg, mem                | mesmo tamanho (8, 16 ou 32 bits) |
| XCHG | mem, reg                | mesmo tamanho (8, 16 ou 32 bits) |
|      |                         |                                  |
|      | Atenção: primeir        | o destino e depois o fonte       |

### Instruções de transferência de dados

PUSH r16/r32 Empilha um registrador de 16 ou 32 bits PUSH Empilha um operando em memória de 16 ou 32 bits m16/m32 PUSH im16/im32 Empilha um dado imediato de 16 ou 32 bits PUSH Empilha um registrador de segmento (16 bits) PUSHA Empilha AX, CX, DX, BX, SP (original), BP, SI e DI **PUSHAD** Empilha EAX,ECX,EDX,EBX,ESP(original),EBP,ESI,EDI POP r16/r32 Desempilha um registrador de 16 ou 32 bits POP m16/m32 Desempilha um operando de 16 ou 32 bits POP Desempilha um registrador de segmento (exceto CS) POPA Desempilha DI, SI, BP, SP, BX, DX, CX e AX

Desempilha EDI,ESI,EBP,ESP,EBX,EDX,ECX e EAX

# Instruções de transferência de flags PUSHF/PUSHFD coloca registrador de flags na pilha (16 bits para F ou 32 bits para EF) POPF/POPFD retira registrador de flags da pilha (16 bits para F e 32 bits para EF) LAHF carrega AH com flags (8 bits menos significativos do registrador F) SAHF carrega flags com AH (8 bits menos significativos do registrador F)



# Instrução de tradução XLAT converte AL (translate byte) - Substitui um byte em AL por um byte de uma tabela, indicada em BX - Conteúdo de AL fornece o deslocamento na tabela - Instrução substitui o conteúdo de AL pelo byte em [BX+AL]







# Instruções aritméticas sobre um operando

INC destino incrementa de 1 DEC destino decrementa de 1 troca sinal (complemento de dois)

- "destino"
  - pode ser de 8, 16 ou 32 bits
  - pode ser um registrador ou
  - pode ser uma referência a memória,

Instruções de multiplicação e divisão

### MUL fonte

multiplica como inteiro sem sinal

#### IMUL fonte

· multiplica como inteiro com sinal

#### DIV fonte

· divide como inteiro sem sinal

### IDIV fonte

divide como inteiro com sinal

# Multiplicação

Três formas possíveis para a multiplicação (até 386):

AL x fonte

AXmultiplicação de bytes, resultado em uma palavra

AX x fonte EAX x fonte

= DX:AX • multiplicação de palavras, resultado em palavra dupla = EDX:EAX

• multiplicação de palavras duplas, resultado em 64 bits

- CF e OF
  - são ligados se a metade mais significativa do resultado não for apenas extensão do sinal;
- · demais flags indefinidos

Multiplicação - IMUL

formatos após 486

| Com um<br>operando    | IMUL fonte                     | convencional (386)                                                                                                                                                                                                                                                                                    |
|-----------------------|--------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Com dois operandos    | IMUL destino, fonte            | o operando destino (reg) é multiplicado pelo fonte (reg, op. em mem. ou dado imediato); o resultado é armazenado no reg. destino, truncado para o seu tamanho (16 ou 32 bits); CF e OV indicam se ocorreu estouro                                                                                     |
| Com três<br>operandos | IMUL destino, fonte, constante | destino (reg.) recebe o produto do operando fonte (reg. ou operando en memória) pela constante (dadi imediato); fonte e destino devem ser de 16 ou 32 bits e ter o mesmo comprimento; o resultado é armazenado com truncagem dos bits mais significativos; CF e OV indicam estouro devido a truncagem |

### Divisão

Três formas possíveis para divisão:

AX / fonte = AL e resto em AH divisão por byte DX:AX / fonte = AX e resto em DX divisão por palavra EDX:EAX / fonte = EAX e resto em EDX divisão por palavra dupla

- Todos os flags são indefinidos
- Se o resultado tiver mais bits do que pode ser armazenado no quociente é gerada uma interrupção do tipo 0 (erro de divisão)

Instruções de conversão e ajuste

CBW converte AL para AX CWD converte AX para DX:AX CWDE converte AX para EAX CDQ converte EAX para EDX:EAX DAA decimal adjust after addition (sobre AL) DAS decimal adjust after subtraction (sobre AL) AAA ASCII adjust after addition (sobre AL) AAS ASCII adjust after subtraction (sobre AL) BCD ASCII adjust after multiplication (sobre AX) AAM AAD ASCII adjust before division (sobre AX)

### Instruções de transferência e ajuste

| MOVSX destino, fonte | move fonte para destino com extensão do sinal |
|----------------------|-----------------------------------------------|
| MOVZX destino, fonte | move fonte para destino com extensão de zeros |

- Instruções acrescentadas a partir do 80386
  - MOVSX r16, rm8 MOVSX r32, rm8 MOVSX r32, rm16 r16, rm8

MOVZX r32, rm8 MOVZX r32, rm16

# Instruções lógicas convencionais

NOT destino AND destino, fonte OR destino, fonte XOR destino, fonte

TEST destino, fonte

TEST é idêntico a AND, sem armazenar resultado

# Instruções de rotação

ROR destino, contador rotate right

• msb recebe lsb, lsb vai também para CF

RCR destino, contador rotate with carry right

msb recebe CF, lsb vai para CF

ROL destino, contador rotate left

Isb recebe msb. msb vai também para CF

RCL destino, contador rotate with carry left

• Isb recebe CF, msb vai para CF

contador = CL ou valor imediato

# Instruções de deslocamento

SHR destino, contador shift logical right

• msb recebe 0, lsb vai para CF

SAR destino, contador shift arithmetic right

msb recebe sinal, lsb vai para CF

SHL destino, contador shift left · Isb recebe 0, msb vai para CF

SAL destino, contador shift left • Isb recebe 0, msb vai para CF (como SHL)

# Instruções de rotação e deslocamento

· Codificações possíveis

operação reg,1 operação reg, CL operação reg, im8 operação mem,1 operação mem, CL operação mem, im8 Instruções sobre bits de um operando

BSF bit\_index, operando Bit Scan Forward BSR bit\_index, operando Bit Scan Reverse

Se nenhum bit for um, ZF=1

forward – inicia no bit menos significativo

reverse – inicia no bit mais significativo

BT operando, bit\_index BTC operando,  $bit\_index$ BTR operando, bit\_index BTS operando, bit\_index

Bit Test Bit Test and Complement Bit Test and Reset Bit Test and Set

Copia o bit para CF





# Se o endereço fornecido é de 16 bits: o registrador EIP é mascarado pelo valor 0000FFFFH o endereço alvo fica dentro da área de 64 KBytes de um segmento Se o endereço fornecido é de 32 bits o mascaramento não é realizado endereçando uma área de 4 GBytes. Somente é válido no modo protegido Nos modos real e virtual86 uma interrupção de erro de endereçamento é gerada se o valor do deslocamento apontar para valores acima de 64 K



# Desvio incondicional direto

- JMP direto
  - curto (short), perto (near) ou longe (far)
- JMP direto short e near
  - um deslocamento contido na instrução é adicionado ao IP (modo de endereçamento relativo para desvios)
  - deslocamento pode ser de 1 byte (short), ou de 2 ou 4 bytes (near)
    - 4 bytes são usados em endereçamento de 32 bits
- JMP direto far
  - CS e IP (ou EIP) são carregados com o endereço especificado

### Desvio incondicional indireto

- JMP indireto
  - Pode ser perto (near) ou longe (far)
- JMP indireto near
  - o conteúdo de um registrador ou uma posição de memória é copiado no IP (ou EIP)
- JMP indireto far
  - CS e IP(ou EIP) são carregados com o conteúdo de uma posição de memória
  - posição de memória endereçada como operando, usando os modos de endereçamento)

### Controle de laço

- · Forma conveniente de codificar laços
  - mas não restrita ao uso de laço
  - Apenas decrementam o contador e desviam se n\u00e3o chegou a zero
    - nenhum flag é afetado devido ao decremento do contador
  - Contador é sempre o registrador CX (ou ECX)
  - não esquecer de inicializar o contado
  - Algumas formas (LOOPE e LOOPNE) testam adicionalmente o flag 7F
  - Todas as instruções permitem apenas deslocamentos curtos (short, ou seja, de +127 a -128)

isso vale para qualquer modelo da família

# Controle de laço

LOOP endereço\_alvo
LOOPE endereço\_alvo
LOOPZ endereço\_alvo
LOOPXE endereço\_alvo
LOOPNE endereço\_alvo
LOOPNZ endereço\_alvo
JCXZ endereço\_alvo
JECXZ endereço\_alvo

- Usam CX (ou ECX) como contador
- · Decrementam o contador e desviam se não chegou a zero
- LOOPE e LOOPNE testam adicionalmente o flag ZF
- Apenas deslocamentos curtos (de +127 a -128)

32

### Chamada e retorno de subrotina

CALL endereço\_alvo call procedure
RET valor\_opcional return from procedure

- CALL é semelhante a JMP, só que armazena o endereço de retorno na pilha
- CALL pode ser direto ou indireto, assim como near ou far
  - A forma near armazena o IP (ou EIP) na pilha
  - A forma far armazena CS e IP (ou EIP) na pilha
- RET também deve ser correspondentemente near ou far
- RET pode ter um valor que é somado ao SP depois do retorno (para retirada de parâmetros passados via pilha)

Interrupções de software

INT tipo interrupção
INTO interrupção se overflow
IRET retorno de interrupção

- INT tipo:
  - desvia de modo far para o endereço especificado em mem(0000:tipo\*4)
  - desvio semelhante a uma subrotina, mas empilha flags

Utilizado para implementar chamadas ao sistema operacional

34

### Instruções de desvio condicional

- geralmente usado depois de CMP
- até o 286, todas as instruções permitem apenas deslocamentos curtos (short)
  - de +127 a -128
    - programando em linguagem simbólica é possível usar labels, mas o endereço de destino deve estar muito próximo
- 386 e superiores possuem uma forma estendida do jump condicional com o deslocamento de 2 bytes
  - permitem desviar para qualquer lugar dentro do segmento

### Instruções de desvio condicional

### com sinal

| JG   | endereço_alvo | greater               | ((SF XOR OF) OR ZF) = 0 |
|------|---------------|-----------------------|-------------------------|
| JNLE | endereço_alvo | not less nor equal    | (idem)                  |
| JGE  | endereço_alvo | greater or equal      | $(SF\ XOR\ OF) = 0$     |
| JNL  | endereço_alvo | not less              | (idem)                  |
| JL   | endereço_alvo | less                  | (SF XOR OF) = 1         |
| JNGE | endereço_alvo | not greater nor equal | (idem)                  |
| JLE  | endereço_alvo | less or equal         | ((SF XOR OF) OR ZF) = 1 |
| JNG  | endereço_alvo | not greater           | (idem)                  |
| JO   | endereço_alvo | overflow              | OF = 1                  |
| JS   | endereço_alvo | sign                  | SF = 1                  |
| JNO  | endereço_alvo | not overflow          | OF = 0                  |
| JNS  | endereço_alvo | not sign              | SF = 0                  |
|      |               |                       |                         |

### Instruções de desvio condicional

### sem sinal

(CF OR ZF) = 0 endereço\_alvo JNBE endereço\_alvo not below nor equal (idem) JAE endereço\_alvo above or equal CF = 0 endereço\_alvo JB endereço\_alvo below endereço\_alvo JNAE not above nor equal (idem) JBE endereço\_alvo below or equal (CF OR ZF) = 1 endereço\_alvo not above (idem)

### Instruções de desvio condicional

### Independente de sinal

| JC      | endereço_alvo | carry                   | CF = 1 |
|---------|---------------|-------------------------|--------|
| JE/JZ   | endereço_alvo | equal / zero            | ZF = 1 |
| JP/JPE  | endereço_alvo | parity / parity even    | PF = 1 |
| JNC     | endereço_alvo | not carry               | CF = 0 |
| JNE/JNZ | endereço_alvo | not equal / not zero    | ZF = 0 |
| JNP/JPO | endereco alvo | not parity / parity odd | PF = 0 |

00

# Instruções sobre flags

STC set carry flag
CLC clear carry flag
CMC complement carry flag
STD set direction flag
CLD clear direction flag
STI set interrupt-enable flag
CLI clear interrupt-enable flag

# Instruções condicionais sobre flags

SET cc rm8 Set Byte on condition (386)

• Se cc for verdadeiro, rm8 recebe 1

Se cc for falso, rm8 recebe 0

CMOVcc destino, fonte Conditional Move (P6)

Se cc for verdadeiro, copia fonte para destino

40

# Instruções especiais

HLT halt until interrupt or reset (suspende o processador)

WAIT wait for TEST pin active

ESC escape to external processor

LOCK lock bus during next instruction

NOP no operation

# Instruções de prefixo

- Prefixo para operando de 32 bits (senão é 16 bits)
- Prefixo para endereço de 32 bits (senão é 16 bits)

prefixo é um código binário criado pelo montador

SEG regseg

altera o registrador de segmento padrão

# Instruções de manipulação de strings

 Registradores implícitos
 [E]SI índi
 [E]DI índi
 ES seg índice para string fonte índice para string destino segmento do string destino contador

[E]CXAL/AX/EAX valor de busca

(destino p/ LODS, fonte p/ STOS) 0 (auto incremento p/ DI, SI) 1 (auto decremento p/ DI, SI)

condição de término para busca e comparação

# Instruções Primitivas

• MOVS move source string to destination string • CMPS compare source string with destination string

SCAS scan destination string LODS

load into AL/AX from source string • STOS store AL/AX into destination string • INS input from I/O port (in DX) into destination • OUTS output from source to I/O port (in DX)

mais detalhes serão vistos em outra série de transparências